## 中国科学技术大学

2020-2021 学年第一学期 数字逻辑电路期末模拟试卷 仅供学习交流使用

说明:这份模拟试卷由课程助教高源制作.基于对往年试卷及课程重点的理解和把握, 选取代表性的题目组合成这份试卷.第七章和第八章的题目在考试中会有一道题作为考 察,但这里考虑到多方面原因,没有选取这两章的题目,而是用重点章节的经典问题进 行替换.建议读者在完成复习后进行答卷,助教可以在习题课或答疑课对试卷的考察点 进行分析解读,提供备考建议,并对部分题目进行解析.

#### 一、简答题

1.(4 分) 用二进制补码列算式计算 1)20+17 2)20-17 3)-20+17 4)-20-17

2.(4 分) 用公式法将

$$Y = AC + B'C + BD' + CD' + A(B + C') + A'BCD' + AB'DE$$

化简为最简与或式.

3.(4 分) 将具有约束条件 AB + AC = 0 的逻辑函数

$$Y = A'B'D + A'BC + B'C'D$$

化简为最简与或式.

 $4.(4\ \mathcal{G})$  将下列逻辑函数转换为指定形式,并画出全部由相应门电路构成的电路图. 1)(与非——与非式)  $Y = A(BC)' + \left((AB')' + A'B' + BC\right)'$ 

2)(或非——或非式) Y = ((CD')'(BC)'(ABC)'D')'

5.(6分)CMOS 电路如图所示. 试分析其功能, 并用逻辑图表示.



6.(8 分) 用 ROM 设计组合逻辑电路,产生下列一组逻辑函数

$$\begin{cases} Y_1 = A'B'C'D' + A'BC'D + AB'CD' + ABCD \\ Y_2 = A'B'CD' + A'BCD + AB'C'D' + ABC'D \\ Y_3 = A'BD + B'CD' \\ Y_4 = BD + B'D' \end{cases}$$

将所有逻辑函数写成最小项之和形式. 列出 ROM 数据表,并画出存储矩阵的点阵图.



 $6.(7\, 
m G)$  如图所示的主从结构 JK 触发器电路中,已知 CLK 和 A 的电压波形如图所示. 试画出 Q 端的波形.



7.(8 分) 请使用 74LS161 设计一个可控进制计数器. 当输入控制变量  $M = \mathbf{0}$  时工作在五进制,当  $M = \mathbf{1}$  时工作在十五进制. 标出进位输出端. 功能表如下.

| CLK        | $R_D'$ | $oldsymbol{L} oldsymbol{D}'$ | EP | ET | 工作状态          |
|------------|--------|------------------------------|----|----|---------------|
| ×          | 0      | ××                           | ×  | ×  | 置零            |
| $\uparrow$ | 1      | 0                            | ×  | ×  | 预置数           |
| ×          | 1      | 71                           | 0  | 1  | 保持            |
| ×          | 1      | 1                            | ×  | 0  | 保持 (但 $C=0$ ) |
| $\uparrow$ | 1      | 1                            | 1  | 1  | 计数            |



### 二、分析题

 $1.(15\ eta)$  如图所示为一种算术运算电路,请说明控制端 Z 的作用,并分析 Z=0 时,如图所示电路实现的逻辑功能.



2.(15 分) 分析如图所示时序逻辑电路. 判断这一时序逻辑电路是 Mealy 型电路还是 Moore 型电路并说明理由. 写出电路的驱动方程和状态方程,列出状态转换表,画出状态转换图,检查电路能否自启动,说明电路的功能.



#### 三、设计题

 $1.(10 \, f)$  试用 4 位并行加法器 74LS283 设计一个加/减运算电路. 当控制信号  $M=\mathbf{0}$  时它将两个输入的 4 位二进制数相加,而  $M=\mathbf{1}$  时它将两个输入的 4 位二进制数相减. 两数相加的绝对值不大于 15 . 允许附加必要的门电路.





 $2.(15\ eta)$  三相六拍步进电机电动机. 绕组 A、B、C 导通用 1 表示,截止用 0 表示. 方向控制信号 M=1 时电机正转,M=0 时,电机反转. 正转的时候三相绕组导通顺序为:  $A\to AB\to B\to BC\to C\to CA\to A$ . 根据题意,请列出状态转换表,并采用 D 触发器设计三相六拍步进电动机控制电路.

# 期末模拟试卷参考答案及考点分析

#### 一、简答题

这道题目包含若干小题,答题时注意把握考察点,把重要内容写清楚即可(不需要太详细,但也尽量别省略太多步骤)

1.考察二进制补码计算(重点考察易错点——补码长度的选择)

答案略

2.考察公式法化简(注意逻辑函数化简题目是否有指定方法)

$$Y = A + B'C + BD'$$

3.考察含无关项的逻辑函数化简(使用卡诺图法,注意无关项在逻辑函数化简中的应用)

$$Y = B'D + BC$$

- 4.考察逻辑函数式不同表达形式之间的转换(这类题目可能直接考察,也可能在组合逻辑电路设计问题中出现)
  - 1) Y = ((A(BC)')')'
  - 2) Y = ((C + D)')'

图略

5.考察 CMOS 门电路电路图识图(考察分块分析, 其中还考察了传输门结构)

$$Y = A \oplus B$$

6.考察存储器实现逻辑函数、存储器数据表、存储器矩阵点阵图

数据表

|       | 地                | 址                |       |                  | 数     | 据     |         |       | 地                | 址                          |       |                  | 数     | 据     |         |
|-------|------------------|------------------|-------|------------------|-------|-------|---------|-------|------------------|----------------------------|-------|------------------|-------|-------|---------|
| $A_3$ | $A_2$            | $A_{\iota}$      | $A_0$ | $D_3$            | $D_2$ | $D_1$ | $D_0$   | $A_3$ | $A_2$            | $A_1$                      | $A_0$ | $D_3$            | $D_2$ | $D_1$ | $D_0$   |
| ( A   | $\boldsymbol{B}$ | $\boldsymbol{c}$ | D)    | ( Y <sub>1</sub> | $Y_2$ | $Y_3$ | $Y_4$ ) | ( A   | $\boldsymbol{B}$ | $\boldsymbol{\mathcal{C}}$ | D)    | ( Y <sub>1</sub> | $Y_2$ | $Y_3$ | $Y_4$ ) |
| 0     | 0                | 0                | 0     | 1                | 0     | 0     | 1       | 1     | 0                | . 0                        | 0     | 0                | 1     | 0     | 1       |
| 0     | 0                | 0                | 1     | 0                | 0     | 0     | 0       | 1     | 0                | 0                          | 1     | 0                | 0     | 0     | 0       |
| 0     | 0                | 1                | 0     | 0                | 1     | 1     | 1       | 1     | 0                | 1                          | 0     | 1                | 0     | 1     | 1       |
| 0     | 0                | 1                | 1     | 0                | 0     | 0     | 0       | 1     | 0                | 1                          | 1     | 0                | 0     | 0     | 0       |
| 0     | 1                | 0                | 0     | 0                | 0     | 0     | 0       | 1     | 1                | 0                          | 0     | 0                | 0     | 0     | 0       |
| 0     | 1                | 0                | 1     | 1                | 0     | 1     | 1       | 1     | 1                | 0                          | 1     | 0                | 1     | 0     | 1       |
| 0     | 1                | 1                | 0     | 0                | 0     | 0     | 0       | 1     | 1                | 1                          | 0     | 0                | 0     | 0     | 0       |
| 0     | 1                | 1                | 1     | 0                | 1     | 1     | 1       | 1     | 1                | 1                          | 1     | 1                | 0     | 0     | 1       |

#### 点阵图



6.考察触发器电路波形图绘制(主要考察: 触发器识别、触发器逻辑功能、触发器 触发方式)



7.考察任意进制计数器构造(可控进制实现、进位输出如何获得)



二、分析题(组合、时序逻辑电路分析方法,逻辑功能如何描述——从作业来看

逻辑功能描述是易错点之一)

1.考察组合逻辑电路分析、逻辑功能描述

控制端Z = 0电路工作, Z = 1电路不工作.

Z=0(工作)时逻辑功能: COMP=0输出原码, COMP=1输出对十进制数 9取补码

2.考察时序逻辑电路分析、Mealy型电路和Moore型电路的概念、自启动分析、逻辑功能描述

Mealy型电路.因为输出不仅取决于存储电路,也取决于输入.

#### 状态转换表

| $Q_1Q_2Q_3$ | 000   | 001   | 010   | 011   | 100   | 101   | 110   | 111   |
|-------------|-------|-------|-------|-------|-------|-------|-------|-------|
| 0           | 001/0 | 010/0 | 011/0 | 000/1 | 000/0 | 010/0 | 010/0 | 000/1 |
| 1           | 001/0 | 010/0 | 011/0 | 100/0 | 000/1 | 010/1 | 010/1 | 100/1 |

#### 状态转换图



逻辑功能描述: A = 0是四进制计数器, A = 1是五进制计数器.

三、设计题(考察组合、时序逻辑电路设计方法,注意和"其他"知识的结合,

#### 如补码概念)

1.考察基于中规模逻辑器件的组合逻辑电路设计、补码的概念



2.考察时序逻辑电路设计,逻辑抽象——对题目的理解

